

# دانشكده مهندسي كامپيوتر

# طراحی کامپیوتری سیستمهای دیجیتال تمرین سری دوم

استاد

دكتر بيت الهي

طراحان

امیرمحمد درپوش

سارا ایرانپور

نازنين محمودي

بهار ۱۴۰۴



# آداب نامهی تمرین

- دقت کنید که هر سوال رو در قسمت خودش در کوئرا آپلود کنید
- برای هر سوال عملی نیاز به پیادهسازی Testbench هست که تمامی حالتها را یوشش دهد.
- برای تمامی سوالات (حتی سوالات پیادهسازی) نیاز هست که در یک فایل PDF
   جداگانه توضیحات لازم رو ارائه بدید و درصورتی که سوال عملی باشد، نتایج حاصل از
   Testbench را در آن قرار دهید
  - توجه داشتهباشید که ارسال با تاخیر برای تکالیف وجود ندارد.



Q1)

در این سوال شما باید یک تایمر دیجیتال ۸ بیتی طراحی کنید.

در این تایمر، ورودیها شامل یک سیگنال ساعت clk با فرکانس MHz، یک سیگنال ریست reset در این تایمر، ورودیها شامل یک سیگنال هشدار alarm بیتی است. خروجیها شامل زمان گذرانده شده شده میشود و یک سیگنال هشدار alarming یک بیتی است که در صورتی که زمان گذرانده شده به مقدار malarm برسد فعال میشود.این تایمر باید با گذشت هر ثانیه مقدار seconds گذرانده شده به مقدار malarm برسیدن تایمر به مقدار داده شده در سیگنال malarm با افزایش دهد. همچنین در صورت رسیدن تایمر به مقدار داده شده در سیگنال malarm با متوقف شده و بیت alarming به چشمک زدن کند.(بازه تناوب هر چشمک را می توانید دلخواه تنظیم کنید.)در صورت ۱ بودن بیت reset باید مقدار seconds به ۰ بازگردانده شده و تایمر از ابتدا شروع به کار کند.این تایمر باید شامل پایه های زیر باشد.

#### ورودي

- (1 bit) Clk ●
- (1bit) Reset ●
- (8 bit) Alarm •

## خروجي

- (8 bit )Seconds •
- (1 bit) Alarming •

**Q2)** 

درون زبان VHDL سیگنال ها و متغیر ها هردو برای ذخیره و مدیریت اطلاعات استفاده می شوند.

الف) تفاوت این دو ساختار را به همراه کاربرد هرکدام شرح دهید.

ب) مقدار های ابتدایی و نهایی signal\_a ْsignal\_b var\_a var\_b را در ۳ کلاک سایکل ابتدایی این کد به دست بیاورید.(باید روند تغییر این ۴ متغیر مشخص باشد.)



```
architecture Behavioral of SignalVsVariableExample is
  signal signal_a : std_logic := '0';
  signal signal_b : std_logic := '0';
begin
  process(clk, reset)
     variable var_a : std_logic := '0';
     variable var_b : std_logic := '0';
  begin
     if rising_edge(clk) then
       signal_a <= var_a;
       signal_b <= var_b;
       var_a := not var_a;
       signal_b := not signal_b;
     end if;
  end process;
end Behavioral;
```

# **Q3**)

طراحی دیکودر 2 به 4 فعال-بالا با اولویت و تأخیر قابل تنظیم یک مدار دیکودر ۲ به ۴ طراحی کنید که در آن ورودیها شامل دو بیت A و B ، یک سیگنالenable ، و یک پارامتر generic با نام DELAY از نوع time هستند. در صورتی که '1'=enable باشد، یکی از خروجیهای Y0 تا Y3 باید مطابق مقدار A & B فعال شود. از دستور with-select-when به همراه تأخیر پارامتری (generic) برای خروجیها استفاده کنید.



مقدار DELAY باید از طریق generic قابل تغییر باشد.

از ساختار concurrent استفاده شود . (نه process )

در صورتی که 'enable='0' باشد، همه خروجیها باید صفر باقی بمانند.( استفاده از شرط اضافی روی enable='0' مجاز است.)

**Q4**)

طراحی رجیستر ۴×۸ با نوع آرایهی دوبعدی و مقداردهی اولیه یک رجیستر ۴×۸ طراحی کنید که از نوع دادهی آرایه دوبعدی std\_logic\_vector استفاده میکند. رجیستر باید دارای سیگنالهای زیر باشد:

• Clk : کلاک

wr\_en : فعالسازی نوشتن

wr\_addr : آدرس سطر (۲ بیت)

● data\_in : داده ورودی ۸ بیتی

آرایه ۴×۸ خروجی برای مشاهده مقدار درونی حافظه

در هر لبهی بالا رونده کلاک، اگر 'ren='1 باشد، مقدار data\_in در آدرس مشخص شده با wr\_en اگر 'wr\_en در آرایه ذخیره شود.

#### نكات:

نوع آرایه باید توسط خودتان تعریف شود . ( نه استفاده از std\_logic\_vector به تنهایی )

مقدار اولیه رجیسترها را صفر قرار دهید.

از ساختارهای TYPE و SIGNAL برای تعریف آرایه استفاده کنید.

**Q5**)

طراحی ماژول پردازشگر بیت با استفاده از عملگرهای شیفت، مقایسهای و خصوصیات سیگنالها (Attributes)یک ماژول طراحی کنید که دارای سیگنالهای زیر است:

std\_logic\_vector ورودی Λ بیتی: input\_vec •



- output\_shifted : خروجی که برابر است با input\_vec بعد از دو بار شیفت چپ منطقی
   (sll 2)
  - output\_rotated : چرخش راست دایرهای (ror 3) رویoutput\_vec
- is\_zero : خروجی Boolean که اگر تمام بیتهای input\_vec صفر باشد، برابر true شود (با استفاده از عملگر مقایسهای)
  - last\_event\_time : سیگنال از نوع time که زمان آخرین تغییر input\_vec را با استفاده از attribute 'LAST\_EVENT

#### نكات:

استفاده از attribute 'LAST\_EVENT اجباری است.

از عملگرهای شیفت و مقایسه به طور همزمان در این طراحی استفاده کنید.

پیادهسازی به صورت ترکیبی (بدون کلاک) نیز پذیرفته است، اما استفاده از کلاک برای سنجش زمان نیز قابل قبول است.

**Q6)** 

یک تایمر دیجیتال طراحی کنید که زمان را بهصورت دقیقه و ثانیه نمایش دهد و دارای ورودیهای frequency (بست)، و run(اجرای تایمر) باشد. کلاک ورودی rst(ریست)، و run(اجرای تایمر) باشد. کلاک ورودی rst(ریست)، و hclk می شخص شده و از آن برای تولید یک پالس Hz 1استفاده می شود که شمارش زمان را کنترل می کند. شمارنده زمان از 00:00شروع شده و تا 95:90ادامه می یابد و در صورت فعال بودن runمقدار ثانیهها افزایش می یابد. در صورت فعال بودن rstمقدار تایمر در هر لحظه صفر شده. مقدار minutes econds باید برای نمایش در سون سگمنت ارسال شوند.

## ورودی ها:

- Fclk :فرکانس کلاک، که به عنوان مقدار GENERICتعریف شده.
  - Clk:سیگنال کلاک ورودی.
  - Rst :سیگنال ریست که مقدار تایمر را صفر میکند.
  - Run :سیگنال کنترلی که تعیین میکند تایمر باید شمارش

خروجی ها:

• digit1, digit2, digit3 :سه نمایشگر سون سگمنت برای نمایش مقدار دقیقه و ثانیه.

**Q7)** 

در طراحی یک سیستم دیجیتال برای پردازش سیگنال، نیاز است که سیگنال ورودی با استفاده از یک مجموعه از ضرایب مشخص، پردازش شده و نویزهای ناخواسته حذف شوند. در این سیستم، برای ذخیرهسازی مقادیر ورودی و ضرایب فیلتر، ازشیفت رجیسترها استفاده میشود که به صورت پیوسته مقادیر جدید را دریافت کرده و مقادیر قدیمی را جابجا میکنند. سپس هر کدام از این ورودی ها با ضرایب متناظر خودشان چند برابر شده و درنهایت نتایج در یک جمعکننده جمع میشوند تا مقدار نهایی به دست آید. این طراحی باید به گونهای باشد که برای تعداد دلخواه و دقت سبیت به درستی عمل کند و همچنین مکانیزم مناسبی برای مدیریت overflow در نظر گرفته شود. سیستم باید قابلیت ریست شدن (Reset) داشته باشد تا درشروع مجدد، مقادیر داخلی آن به حالت اولیه رمانند صفر) برگردند.

### ورودی ها :

- یک GENERIC تعریف شده تا تعداد ضربههای فیلتر (n) و تعداد بیتهای هر مقدار ورودی (m)را مشخص کنیم.
  - ورودی های m بیتی ( coefficient و x )
  - load :برای بارگذاری ضرایب فیلتر استفاده میشود درصورتی که برابر با 1 باشد
  - run: برای گرفتن ورودی، اجرای فیلتر و تولید خروجی نهایی درصورتی که برابر با 1 باشد

## خروجی ها:

- خروجی نهایی : y
- overflow : برای بررسی وجود یا عدم وجود سرریز